|
Hardware macros for the comprehensive evaluation were designed with straightforward architectures. The hardware macros for BLAKE, CubeHash, ECHO, Grostl, Hamsi, Luffa, Shabal, Skein were designed by Ohta-Sakiyama Lab.
|
|
SHA-3候補のハードウェア実装性能をSASEBO-GII上のFPGAおよびASICライブラリを用いて評価しています. 総合評価に用いたハッシュ関数のハードウェアマクロはストレート・フォワードな実装を行っています.BLAKE, CubeHash, ECHO, Grostl, Hamsi, Luffa, Shabal, Skeinは電気通信大学 太田・崎山研究室が,BMW, Fugue, SIMDはElectrical and Computer Engineering Dept. Virginia Polytechnic Institute and State University Blacksburgが,JH, SHAvite-3は Katholieke Universiteit Leuven (COSIC)が開発したもので,研究目的に限って自由に利用することができます.なお,KeccakのコアはKeccakのWebsiteに掲載されているVHDLソースを利用しています.
|